Otobüs Mastering

Yazar: Laura McKinney
Yaratılış Tarihi: 9 Nisan 2021
Güncelleme Tarihi: 19 Haziran 2024
Anonim
Otobüs Mastering - Teknoloji
Otobüs Mastering - Teknoloji

İçerik

Tanım - Otobüs Mastering ne anlama geliyor?

Bus mastering, bir kontrol veriyolunun CPU'dan geçmek zorunda kalmadan doğrudan diğer bileşenlerle iletişim kurmasını sağlayan bir bus mimarisi özelliğidir. Çevresel bileşen ara bağlantı (PCI) gibi çoğu güncel veri yolu mimarisi, veri yolu yöneticilerinin desteklenmesi.

Veri yolu mastering, işletim sistemleri veri aktarım hızını artırır, sistem kaynaklarını korur ve performansı ve yanıt süresini artırır.


Microsoft Azure ve Microsoft Cloud'a Giriş | Bu kılavuz boyunca, bulut bilişimin neyle ilgili olduğunu ve Microsoft Azure'un işinizi buluttan geçirmenize ve yürütmenize nasıl yardımcı olabileceğini öğreneceksiniz.

Techopedia Bus Mastering'i açıklıyor

Veriyolu mastering, bir kontrol veriyolunun RAM'e CPU'dan bağımsız olarak erişmesini sağlar. CPU, diğer sorumlulukları yerine getirirken çevresel bir bileşen ile RAM arasında veri transferine izin vermek için tasarlanmıştır.

Veri yolu ana platformu en yaygın şekilde farklı giriş / çıkış (G / Ç) aygıtlarında veya bir mikroişlemcide bulunur. Bir G / Ç yolu veya bilgisayar veri yolu üzerindeki trafiği yönlendirir. Bus master “master” dir ve iletim sinyallerini ve adresini içeren bus yollarını kontrol eder. Bir veri yolundaki giriş ve çıkış (I / O) cihazları “köleler” dir.

Bir bilgisayarda, veri yolu yöneticisini destekleyen birkaç bileşen varsa, birkaç bileşenin aynı anda veriyolunu kullanmaya çalışmasını önlemek için hiyerarşik yapının uygulanması gerekir. Gibi birkaç yapı vardır:


  • Küçük Bilgisayar Sistem Arabirimi (SCSI): Bilgisayar ve çevre birimleri arasındaki verileri aktarır. Her SCSI kimliği için kalıcı bir öncelik içerir
  • Seri Çevre Birim Arabirimi (SPI): Master / Slave mimarisini kullanarak tam dubleks modunda (her iki yönde) de çalışır. Ana cihaz, kare senkronizasyonu içeren veri çerçevesini başlatır.
  • Bütünleşik Devre (I2C) Arayüz: Veri aktarımını kontrol eden stop ve start bitlerini içeren çift yönlü bir seri veri yolu mimarisine sahiptir.